Внимание! Это временный неофициальный архив старой версии форума Полигон Призраков, созданный сочувствующим форуму участником. Этот сайт просуществует лишь до тех пор, пока администрация Полигона не сдержит своё обещание и не откроет официальный архив по адресу old.sannata.org.

Полигон-2

Форум о старых компьютерах

Объявление форума

Если пользуетесь личными сообщениями и получили по электронной почте оповещение о новом письме, не отвечайте, пожалуйста, почтой. Зайдите на форум и ответьте отправителю через ЛС.

Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Выбор мат. платы и др. железа
RSS

Выбор мат. платы и др. железа

для pentium 1

<<Назад  Вперед>> Страницы: 1 2 3 4 5 6 7
Печать
 
Rio444
Гость


Откуда: Ростов-на-Дону
Всего сообщений: 8632
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
14 сен. 2014
Anderson1 написал:
[q]
Rio444, хоть предоставьте скрин speedsys с графиком тестирования памяти на плате с MVP3...
[/q]
ОК, завтра.
i8088
Advanced Member


Откуда: г. Баку, Азербайджан
Всего сообщений: 2132
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
30 янв. 2015
Rio444 написал:
[q]
i8088 как-то очень подробно расписал, не могу сейчас найти его сообщение.
[/q]
Не без труда нашел наши обсуждения про кеш, возможно что-то упустил

Про MVP3
http://www.phantom.sannata.ru/...a=do_print

Про SiS 496/497
http://www.phantom.sannata.ru/...a=do_print

Общие положения устройства внешнего кеша
http://www.phantom.sannata.ru/...a=do_print


Anderson1 написал:
[q]
Нет. В даташите к MVP3 указан "Integrated 8-bit tag comparator". Так что 64MB хоть с 2-меговым L2
[/q]
Вы забываете про влияние размера кеша на cacheable RAM.

А вот почему на 430TX например кешируется 64MB независмо от
размера кеша, задание додумать самостоятельно:)
Rio444
Гость


Откуда: Ростов-на-Дону
Всего сообщений: 8632
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
14 сен. 2014
Вот Ваша формула:

i8088 написал:
[q]
cacheable range вычисляется по формуле:
(2^ (tag_bits) * cache_size) - cache_size.

То же самое относится и к MVP3, просто он не поддерживает 10-bit tag, только 8.
[/q]
Получаем для кэша 512кБ:
(2^8*512Кб) - 512Кб = 127,5Мб


i8088 написал:
[q]
А вот почему на 430TX например кешируется 64MB независмо от
размера кеша, задание додумать самостоятельно
[/q]
Вы же это сами объяснили ранее:
i8088 написал:
[q]
Отмечу, что для более современных чипсеттов i430TX, 430HX кешируется 64MB (512MB для
HX с 11-bit tag) в режиме WB, и область кеширования не зависит от объема кеша. Связано это
со встроенным в чипсет dirty/valid tag. Его организация 8Kx2 (2-х битный), что достаточно для кеша
256KB (8Kx32byte). Но для кеша 512KB недостаточно tag 8K, и он перестраивается в 16x1bit, а
недостающий bit берется с внешнего тега. Те с одной стороны увеличиваем размер кеша, с
другой стороны теряем один бит его, и независимо от cache size имеем cacheable RAM
64MB(512MB для HX с 11-bit tag).
[/q]
i8088
Advanced Member


Откуда: г. Баку, Азербайджан
Всего сообщений: 2132
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
30 янв. 2015
Rio444 написал:
[q]
Вы же это сами объяснили ранее:
[/q]
Уже и сам забыл, что писал, спасибо за поправку!

Надо бы все это как-нибудь в одно место собрать, тк вопросы по внешний
кеш часто возникают...

To Anderson1 - области кеширования на VIA проверены уже
многкратно, иногда попадаются платы с кешем настроенным на WB,
так ZIDA 5SVA с кешем 256KB WB кеширует 32MB RAM
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
Есть MVP3... При CL2 как-то так. (32Mb памяти)

Прикрепленный файл (MVP32.PCX, 0 байт, скачан: 16 раз)
Anderson1
Advanced Member


Откуда: Москва
Всего сообщений: 2098
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
27 фев. 2011
i8088 написал:
[q]
иногда попадаются платы с кешем настроенным на WB
[/q]
Хм. Почему-то думал, что на первопнях кеш всегда в WB - WT почил на 486-х... А вот оно как оказывается почему ещё виашные платы медленнее с памятью работают - у них более медленный режим кеширования. Если в WT, то с 512KB L2 конечно MVP3 будет кешировать в районе 128MB.

Mx_Serg написал:
[q]
Есть MVP3...
[/q]
Осталось только памяти поставить 128MB и снова потестировать :) Кроме того, чипсет показывает VP3 - это нормально?
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
Anderson1 написал:
[q]
Осталось только памяти поставить 128MB и снова потестировать
[/q]
А... Я уже нить дискуссии потерял )) Предположил, что просто скорость нужна. Минутку.
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
Так?

Прикрепленный файл (MVP32.JPG, 0 байт, скачан: 18 раз)
Rio444
Гость


Откуда: Ростов-на-Дону
Всего сообщений: 8632
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
14 сен. 2014
Mx_Serg написал:
[q]
Так?
[/q]
Смысл определить какая область памяти кэшируется.
Программулина называется емнип CTCM CTCM7.EXE. Возможно ещё какие-то умеют.
Она это показывает.

Держите:

Прикрепленный файл (ctcm17a.zip, 0 байт, скачан: 16 раз)
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
Этот показывает 128М кэшируемой области. Стратегия кэша - WB
<<Назад  Вперед>> Страницы: 1 2 3 4 5 6 7
Печать
Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Выбор мат. платы и др. железа
RSS

0 посетителей просмотрели эту тему за последние 15 минут
В том числе: 0 гостей, 0 скрытых пользователей

Последние RSS
[Москва] LIQUID-Акция. Сливаются разъемы CF
МС7004 и 7004А на AT и XT
Пайка термотрубок
Проммать s478 PEAK 715VL2-HT ( Full-Size SBC)
Подскажите по 386 материке по джамперам.

Самые активные 5 тем RSS