Внимание! Это временный неофициальный архив старой версии форума Полигон Призраков, созданный сочувствующим форуму участником. Этот сайт просуществует лишь до тех пор, пока администрация Полигона не сдержит своё обещание и не откроет официальный архив по адресу old.sannata.org.

Полигон-2

Форум о старых компьютерах

Объявление форума

Если пользуетесь личными сообщениями и получили по электронной почте оповещение о новом письме, не отвечайте, пожалуйста, почтой. Зайдите на форум и ответьте отправителю через ЛС.

Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Восстановление XT материнки VLSI
RSS

Восстановление XT материнки VLSI

<<Назад  Вперед>> Страницы: 1 2 3 4 5 * 6
Печать
 
-MiS-
Advanced Member


Откуда: Москва
Всего сообщений: 682
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
9 мар. 2016
Вопрос теперь в том, как выбор банков реализован в классической XT и что делать дальше с этими знаниями... Предполагаю что вносить изменения и пересобирать биос :frown:
alecv
Advanced Member


Откуда: Санкт-Петербург
Всего сообщений: 5545
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
5 окт. 2004
-MiS- Более-менее "стандартная тайваньская XT" описана в книге Полякова:
http://wiki.sensi.org/dokuwiki/doku.php?id=polyakov1
стр.8, стр. 14 и соответствующие схемы.
-MiS-
Advanced Member


Откуда: Москва
Всего сообщений: 682
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
9 мар. 2016
alecv написал:
[q]
Более-менее "стандартная тайваньская XT" описана в книге Полякова:
[/q]
Спасибо за книжечку. Почитал слегка. На вид цепи формирования RAS/CAS аппаратные. Понял, что у меня пробел в знаниях по работе с DRAM. Ковырял только статику и EPROM. Судя по даташитам на память отсутствие CAS не свидетельствует об отсутствии регенерации.
Отсканировал плату. Это до восстановления проводников .
http://imgur.com/a/O8ou8
http://imgur.com/a/E56wR
alecv
Advanced Member


Откуда: Санкт-Петербург
Всего сообщений: 5545
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
5 окт. 2004
-MiS- CAS - это одновременно и выборка столбца и одновременно сигнал на открытие буферов DI/O. Так сказать "окончательная выборка". Если WE есть - то по CAS буфер чипа открывается на вход и происходит запись в ячейку, если нет - то буфер на выход и происходит чтение. Пока CAS неактивен - чип отключен от шины вообще (в 3-м состоянии). Это не мешает дергать RAS и входы адреса. Самый простейший вид регенерации - RAS-only - дергаем RAS и увеличиваем счетчик адреса на единичку. При этом волшебным образом регенерируется _вся_ строка, но чип остается отключенным от шины.
-MiS-
Advanced Member


Откуда: Москва
Всего сообщений: 682
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
9 мар. 2016
2 alecv Спасибо за разъяснения. RAS/CAS должны вырабатываться автоматически в зависимости от адреса ячейки как я понял. А раз у меня этого нет и сигнал должен идти с VLSI, делаем вывод: В родном биосе был тест памяти с конфигурированием банков. А раз даташита на VLSI нету - единственный шанс это искать родной образ (ну или образ на таком-же чипе).
Tronix
Advanced Member


Откуда: Москва
Всего сообщений: 1749
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
15 янв. 2008
Ну хорошо. А с 256KB (два чипа) оно работает как надо? Так-то в целом не сложно на той же 556РТ4 и сопротивлениях забацать дешифратор для второго банка. Но колхоз...
-MiS-
Advanced Member


Откуда: Москва
Всего сообщений: 682
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
9 мар. 2016
Tronix написал:
[q]
А с 256KB (два чипа) оно работает как надо?
[/q]
На вышеназванной версии биоса да. Дос грузится с дискеты. Но сам биос похоже рапортует об полном объеме 640к, что в свою очередь приводит к краху попытки запуска большого софта.
Еще интересен факт не запуска универсального биоса и генерация им "чего-то" по линиям CAS остальных банков.
Tronix
Advanced Member


Откуда: Москва
Всего сообщений: 1749
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
15 янв. 2008
-MiS- написал:
[q]
Еще интересен факт не запуска универсального биоса и генерация им "чего-то" по линиям CAS остальных банков.
[/q]
Интересен. Ну, можно понавтыкать в универсальный бивис на важных шагах вывод в 80h порт значений и перекомпилить. Вообще, могу взять помучать, или приобрести как есть. Ибо самому интересно.
-MiS-
Advanced Member


Откуда: Москва
Всего сообщений: 682
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
9 мар. 2016
Tronix написал:
[q]
Вообще, могу взять помучать
[/q]
Это можно организовать без проблем.
alecv
Advanced Member


Откуда: Санкт-Петербург
Всего сообщений: 5545
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
5 окт. 2004
Есть дока на SuperXT чип Chips&Techologies 82c100, может что полезно будет. BIOS-а от такого чипа нету, увы.
http://wiki.sensi.org/download/doc/82c100.pdf

Еще где-то были доки на одночиповые XT-шки (UMC/ACER и Faraday), не могу пока найти.

Upd Схемы одночиповых XT-ек на чипе ACER M1101 (его полным аналогом является микросхема UMC 80С088)
И схема на чипе Faraday FE2010A
http://wiki.sensi.org/dokuwiki/doku.php?id=albom
<<Назад  Вперед>> Страницы: 1 2 3 4 5 * 6
Печать
Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Восстановление XT материнки VLSI
RSS

1 посетитель просмотрел эту тему за последние 15 минут
В том числе: 1 гость, 0 скрытых пользователей

Последние RSS
[Москва] LIQUID-Акция. Сливаются разъемы CF
МС7004 и 7004А на AT и XT
Пайка термотрубок
Проммать s478 PEAK 715VL2-HT ( Full-Size SBC)
Подскажите по 386 материке по джамперам.

Самые активные 5 тем RSS