Внимание! Это временный неофициальный архив старой версии форума Полигон Призраков, созданный сочувствующим форуму участником. Этот сайт просуществует лишь до тех пор, пока администрация Полигона не сдержит своё обещание и не откроет официальный архив по адресу old.sannata.org.

Полигон-2

Форум о старых компьютерах

Объявление форума

Если пользуетесь личными сообщениями и получили по электронной почте оповещение о новом письме, не отвечайте, пожалуйста, почтой. Зайдите на форум и ответьте отправителю через ЛС.

Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Производительность 286 компа
RSS

Производительность 286 компа

Что-то не так или всё нормально ?

<<Назад  Вперед>> Страницы: 1 2 3 * 4
Печать
 
Ekb
Advanced Member


Всего сообщений: 1628
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
15 июня 2014
Есть программы которые позволяют "увидеть" WS как Read, так и Write :)
atperf.exe
https://yadi.sk/d/V-Ax5mhvsZT4o
(тут целый набор для XT-286-386)
sven111
Newbie


Всего сообщений: 100
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
18 нояб. 2014
Mx_Serg написал:
[q]
И все-же интересно - почену интерлив замедляет машину. Он что, автоматически 1WS включает?
[/q]
Это вряд ли. Может сам чипсет неоптимально режим использует?
А на других 286'ых материнках как interlive себя ведёт? Нету тестов?
а потом подумал, а вообще есть ли ещё двойки с таким пунктом в сетапе :( :)
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
Это вродь-как эксклюзив C&T тогда был. ТС с этой материнской повезло. Но поведение странное. Тормозить оно точно не должно...
sven111
Newbie


Всего сообщений: 100
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
18 нояб. 2014
Посмотрел описание чипсета этого или близкого варианта http://www.minuszerodegrees.ne...Manual.pdf
И там упор больше на возможность использовать в режиме interlive медленную память 100-120ns на нужной частоте процессора (15-12Мгц)
с 0ws.
Может в этом дело.
Кстати есть шанс подобрать хорошую плату с возможностью такой настройки и взять наконец планку 30мгц 286? :cool:
Rio444
Гость


Откуда: Ростов-на-Дону
Всего сообщений: 8632
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
14 сен. 2014
sven111 то есть интерлив в данном случае нужен не чтобы увеличить пропускную способность, а чтобы разгрузить медленную память? А скорость остаётся та же самая.
sven111
Newbie


Всего сообщений: 100
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
18 нояб. 2014
Вполне вероятно.
Можно было бы провести эксперимент, поставив в банки медленную память и сравнив показания. :)
Если 100нс будет работать так же как с 60нс, то выходит опция просто снижает требования к модулям и ждать ускорения не нужно в данном режиме.
Зато разогнав, если чипсет потянет, такую систему, уже можно будет 70нс модули с 25мгц харрисом, при 0ws пользоваться. Теоретически :cool:
Ekb
Advanced Member


Всего сообщений: 1628
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
15 июня 2014
sven111 написал:
[q]
Зато разогнав, если чипсет потянет, такую систему, уже можно будет 70нс модули с 25мгц харрисом, при 0ws пользоваться. Теоретически :cool:
[/q]
Сможем ли дойти до Биоса? вдруг память в этот момент глюкнет...

P.S. ни разу не удавалось запустить 286 без памяти.
Rio444
Гость


Откуда: Ростов-на-Дону
Всего сообщений: 8632
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
14 сен. 2014
Память как-то хитро инициализируется. Хм,.. без использования памяти. Все переменные хранятся в регистрах процессора.
sven111
Newbie


Всего сообщений: 100
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
18 нояб. 2014
100нс как то же на 16мгц запускается и не глючит судя по мануалам.
потестить бы конечно интересно было.
Mx_Serg
Junior Member


Всего сообщений: 581
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
4 июня 2018
В инете нашел такое описание...
[q]
C&T implemented interleaving with a common data bus for all memory banks, and the ideea was that if the CPU wants data from Add_1, then it is likely that it will need next data from Add_1+1, so the second bank was already precharged and ready to go as soon as the CPU was ready for data. As long as data is requested in sequence, this method allows for a significant reduction in the apparent memory access time, specially with 4:1 interleaving. A N-1-1-1 sequence for 4:1 translated into a N-1-1-1-1-1... sequence in real life, as the first bank could recharge while the rest outputed their share of the data
[/q]
Тормозить точно не должно, но кто его знает, как там сделано...
<<Назад  Вперед>> Страницы: 1 2 3 * 4
Печать
Полигон-2 »   IBM PC-совместимое. До 2000 года включительно »   Производительность 286 компа
RSS

0 посетителей просмотрели эту тему за последние 15 минут
В том числе: 0 гостей, 0 скрытых пользователей

Последние RSS
[Москва] LIQUID-Акция. Сливаются разъемы CF
МС7004 и 7004А на AT и XT
Пайка термотрубок
Проммать s478 PEAK 715VL2-HT ( Full-Size SBC)
Подскажите по 386 материке по джамперам.

Самые активные 5 тем RSS