Внимание! Это временный неофициальный архив старой версии форума Полигон Призраков, созданный сочувствующим форуму участником. Этот сайт просуществует лишь до тех пор, пока администрация Полигона не сдержит своё обещание и не откроет официальный архив по адресу old.sannata.org.

Полигон-2

Форум о старых компьютерах

Объявление форума

Если пользуетесь личными сообщениями и получили по электронной почте оповещение о новом письме, не отвечайте, пожалуйста, почтой. Зайдите на форум и ответьте отправителю через ЛС.

Полигон-2 »   Технический флейм »   Режимы работы DRAM
RSS

Режимы работы DRAM

Различные особенности

<<Назад  Вперед>> Страницы: 1 * 2
Печать
 
Fe-Restorator
Гость

Ссылка

Dmitry Dubrovenko написал:
[q]
в скобках (EARLY WRITE).
[/q]
Точных даташитов не помню, но старым чипам памяти требовался прогрев перед записью. И сигнал "начало записи блока ячеек" посылался в чип немного ранее, чем начиналась сама запись. Это позволяло инициировать следующий блок ячеек, не дожидаясь окончания записи в текущий блок. Примерно так. Нечто похожее наблюдаем в плазменных экранах, где плазму намеренно поддерживают в пред-насыщенном состоянии, чтобы быстрее зажигать и гасить пиксель.
Цель извращений - ускорить работу памяти в-целом.

Рефреш памяти тоже занимает несколько шинных циклов, тратить которые впустую - негоже. Наверняка HIDDEN REFRESH означает рефреш(??замену рефреша на запись в ячейки??) неиспользуемых в данный момент ячеек одновременно с записью-чтением ячеек используемых. Т.е. банально скрываем время рефреша за временем чтения-записи, а поскольку последнее всегда больше, ставим дополнительные циклы рефреша, не допуская асинхронности RAM в-целом. Хотя - дополнительные циклы могут нести и иную нагрузку, о коей я благополучно забыл.


PS написал:
[q]
как отличить SDRAM 3.3V от SDRAM 5V
[/q]
SDRAM - это модули DIMM?
Тогда у них разные ключи-прорези. Всего 3 положения у каждой: слева, в центре, справа.
Смотрим на разъём на модуле(или на матери, там - выступ), с длинного конца к короткому:
средняя прорезь отвечает за вольтаж, слева - 5; в центре -3,3; справа - резерв.
крайняя прорезь отвечает за тип памяти, слева - небуферизованная; в центре -ЕСС; справа - ещё что-то, не помню.

Соответственно, память на 3,3 в матку на 5 можно только кувалдой вбить, иначе - банально не встанет в разъём. И проверь, не подпилил-ли её какой-нть "младой кулибин", ещё прежде тебя...

ЗЫ: ежли перепутал лево и право - что-ж бывает, но суть остаётся неизменной. А SIMM-ы, по-моему, все были 5-вольтовые.
Сейчас на форуме
Teodor
Гость
Старый опытный камикадзе

Откуда: Николаев, Украина
Всего сообщений: 4022
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
16 янв. 2006
PS, вот ключи наглядно:
PS
Гость

Ссылка

Teodor написал:
[q]
PS, вот ключи наглядно:
[/q]
Наглядно и познавательно. Спасибо
Сейчас на форуме
Root
Advanced Member


Откуда: Saint-Petersburg
Всего сообщений: 623
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
6 авг. 2006
Teodor
картинки неправильные. Registered имеет такой же разъем как и обычная память.
Если же автор не понимает различия между buffered и registered, то он достоин сожаления.
Dmitry Dubrovenko
Advanced Member


Откуда: Cанкт-Ленинград
Всего сообщений: 1494
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
5 фев. 2008
Э-э! Народ!
Давайте с SDRAM'ами выделяйте в отдельную тему. ;)


Fe-Restorator написал:
[q]
И сигнал "начало записи блока ячеек"
[/q]
А это что ещё за сигнал такой?
Если имеется ввиду страничная запись, то там просто порядок сигналов другой.
А если слоговая, так во-первых, не все чипы её поддерживали, а во вторых, насколько помню, там опять-таки просто особая последовательность сигналов.
Кстати, в другом даташите приписка в скобках EARLY WRITE, присутствует уже на диаграммах обычной записи.


Fe-Restorator написал:
[q]
Наверняка HIDDEN REFRESH означает рефреш
[/q]
Причём "скрытый" ;)
Вопрос в том, что насколько помню, регенерация происходит во всех ячейках строки, при активизации сигнала #RAS. Т.е. автоматически, как при записи, так и чтении, и никакой второй импульс #RAS не нужен.
uav1606
Advanced Member


Откуда: Енакиево
Всего сообщений: 4373
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
16 янв. 2008
Вот по поводу Hidden Refresh, правда, не слишком технически (это из SupportSource):
[q]
Hidden /Concurrent Refresh : (Enabled/Disabled )
DRAM must be constantly refreshed . Normally when the DRAM is refreshed the CPU must halt all access to the memory and I/O busses , and puts all of its output and I/O pins in a high-impedance state. The memory is refreshed and control of the bus is returned to the CPU . With hidden refresh the CPU is allowed access to cache memory concurrent to memory refreshes . If a local , I/O, or DMA cycle is activated while a hidden refresh is being performed, wait states are inserted into the access cycle until the refresh is completed. If a hidden refresh is attempted while the memory bus is active, the cycle is allowed to finish and then the hidden refresh is performed. Because cache memory accesses are still allowed under hidden /concurrent refresh and the CPU can still go on with its internal calculations, hidden /concurrent refresh can measurably improve system speed performance . If your system supports hidden /concurrent refresh and your memory is up to it, you should enable this option. If you also have slow refresh on, you might not be able to use this option.
[/q]
Dmitry Dubrovenko
Advanced Member


Откуда: Cанкт-Ленинград
Всего сообщений: 1494
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
5 фев. 2008
uav1606 написал:
[q]
Вот по поводу Hidden Refresh
[/q]
Насколько понял, это относится к организации работы контроллера доступа памяти, а не самих чипов.
Teodor
Гость
Старый опытный камикадзе

Откуда: Николаев, Украина
Всего сообщений: 4022
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
16 янв. 2006
Root, читаем английскую Википедию (http://en.wikipedia.org/wiki/DIMM#168-pin_SDRAM):
[q]
The first notch is DRAM key position. It represents RFU (reserved future use), registered, and unbuffered (in that order from left to middle to right position).
[/q]
И продолжаем читать английскую Википедию (http://en.wikipedia.org/wiki/Registered_memory):
[q]
Registered (also called buffered) memory modules have a register between the DRAM modules and the system's memory controller.
[/q]
[q]
Buffered memory is an older term for registered memory.
[/q]
Итого положения ключа: слева - не используется, среднее - registered (buffered), справа - unbuffered. Картинки совершенно верные, а "автор не понимает различия между buffered и registered", потому что их нет.

Продолжаем в личке, ОК?
Root
Advanced Member


Откуда: Saint-Petersburg
Всего сообщений: 623
Рейтинг пользователя: 0


Ссылка


Дата регистрации на форуме:
6 авг. 2006
Teodor
больше верьте Википедии. А доказать свою правоту я могу - у меня есть и регистровые модули SDRAM, и обычные. Удивительно, но ключи у них полностью совпадают. Иначе в ту же P2B-DS они не влезали бы. А также другие мамки, например, на VIA694XDP.
Да и в ServerWorks'ы тоже умудряются пихать обычную память (вместо регистровой). Правда, не работает она там. Но уже по софтовым причинам.
Были у меня даже Buffered-модули, но они благополучно отъехали владельцам PPro ;)
PS: ключи у DDR registered и non-registered совпадают.
PPS: buffered и registered - не совсем синонимы.
<<Назад  Вперед>> Страницы: 1 * 2
Печать
Полигон-2 »   Технический флейм »   Режимы работы DRAM
RSS

1 посетитель просмотрел эту тему за последние 15 минут
В том числе: 1 гость, 0 скрытых пользователей

Последние RSS
[Москва] LIQUID-Акция. Сливаются разъемы CF
МС7004 и 7004А на AT и XT
Пайка термотрубок
Проммать s478 PEAK 715VL2-HT ( Full-Size SBC)
Подскажите по 386 материке по джамперам.

Самые активные 5 тем RSS